Uğur ÇİNİ

Uğur ÇİNİ

ORCID0000-0002-9827-7993

Doç.Dr.

MDBF / Elektrik Elektronik Mühendisliği

Bizi Değerlendir

Akademik Bağlantılar

Scopus
Documents:22
Citations:99
h-index:6
Google Scholar
Citations:136
h-index:7
i10-index:4
Researchgate

Araştırma Alanları

VLSI Tasarım
Sayısal Aritmetik
Analog Devre Tasarımı
Biyomedikal Devre Tasarımı
Gömülü Sistemler

Kısa Özgeçmiş

Dr. Uğur Çini lisans derecesini Yıldız Teknik Üniversitesi Elektronik ve Haberleşme Mühendisliği Bölümünden, yüksek lisans ve doktora derecelerini  Boğaziçi Üniversitesi Elektrik-Elektronik Mühendisliği bölümünden almıştır. 2001- 2005 yılları arasında Boğaziçi Üniversitesi ve Southern Methodist Üniversitesi'nde Araştırma Görevlisi olarak çalıştı. Daha sonra İsbak A.Ş.'de Ar-Ge mühendisi olarak görev yaptı ve İstanbul Belediyesi'nin trafik altyapısı ile ilgili projeler geliştirdi. Ayrıca Anka Mikroelektronik Sistemler'de sayısal tasarım ve doğrulama mühendisi olarak çalıştı. 2019 yılından bu yana Üsküdar Üniversitesi'nde öğretim üyesi olarak olarak görev yapmaktadır. Araştırma alanları, CMOS devre tasarımı, biyomedikal enstrümantasyon, dijital aritmetik ve FPGA'larla tasarımdır.

Öğrenim Durumu & Akademik Ünvanlar

Lisans

Yıldız Teknik Üniversitesi

1999

Yüksek Lisans

Boğaziçi Üniversitesi

2003

Doktora

Boğaziçi Üniversitesi

2010

Projeler > Projeler

Toplam: 1

1

Elektrik-Elektronik Mühendisliği Bölümünde Güç Sistemleri ve Elektrik Makineleri Laboratuvarı Kurulması
2024

Yönetilen Lisansüstü Tezler

Toplam: 3

1

Design and Simulation of a Dual-Input Hybrid Converter for Energy Harvesting Applications
2024

2

Active Loaded Source-Coupled Logic (ALSCL) and Circuit Realizations
2023

3

Efficient FPGA Implementation on Convolutional Multiply-Add Operations
2022

Akademik Faaliyetler > Kongre - Konferans Katılım

Toplam: 4

1

Synthesis Methodologies for the Fused Multiply-Accumulate Units on FPGAs
2025

2

Simulink-Based HDL Design: A Case Study on Harmonic Control Arrays Algorithm Realization
2025

3

A New Source-Coupled Logic Technique: ALSCL
2023

4

A Low-Power Biasing Scheme for the Rail-to-Rail Buffer/Amplifier Applications
2021

Ödüller

Toplam: 1

1

Teknofest dahilinde TürkPatent tarafından ISIF2025 etkinliği bronz madalya ödülü
2025

İdari Faaliyetler

Toplam: 10

1

Strateji Geliştirme Koordinatörlüğü Komisyonu
2025

2

Kalite Komisyonu (Enstitü / Fakülte / MYO)
2025

3

100 -150 Öğrenci Danışmanlığı
2024

4

Kalite Komisyonu (Enstitü / Fakülte / MYO)
2024

5

91-100 Öğrenci Danışmanlığı
2022

6

Staj Komisyonu (Enstitü / Fakülte / MYO)
2022

7

Elektronik Mühendisliği (İngilizce) Bölüm Başkan Yardımcısı
2021

8

Erasmus ve Dış İlişkiler Komisyonu
2021

9

Laboratuvar Sorumlusu
2020

10

Uluslararası Öğrenciler Akademik Komisyonu
2019

Eğitim ve Öğretim Faaliyetleri

Toplam: 14

1

Digital System Design with FPGAs
LISANSUSTU / 2024

2

Graduation Thesis
LISANS / 2024

3

Advanced Digital Design
LISANS / 2024

4

Summer Practice II
LISANS / 2024

5

Electronics II
LISANS / 2024

6

Summer Practice I
LISANS / 2024

7

Introduction to Digital Systems
LISANS / 2024

8

Term Project
LISANSUSTU / 2024

9

M.S. Thesis
LISANSUSTU / 2024

10

M.S. Thesis
LISANSUSTU / 2024

11

Graduation Project
LISANS / 2024

12

Electronics I
LISANS / 2024

13

Digital Systems Design
LISANS / 2024

14

Circuit Theory I
LISANS / 2024